首页|FDR高速信号传输仿真和实验

FDR高速信号传输仿真和实验

扫码查看
随着高性能计算机系统的发展,高速互联网络中背板Serdes传输速率已经达到14Gbps,高速信号在PCB上的信号完整性成为高速设计的难点.本文结合10Gbps信号传输仿真分析结果及实验方法,对14Gbps高速信号在背板通道间的传输链路进行仿真建模、参数优化,获得高性能高密度FDR IB交换机IBS216F高速PCB最优设计规范.最后,通过对高速背板PCB通道眼图的测试,验证了高速信号仿真的可靠性.

崔向东、吕高锋、陈一骄、许佳

展开 >

国防科技大学计算机学院 长沙410073

印制电路板 电路设计 高速信号 传输链路 参数优化

中国计算机学会

第十七届计算机工程与工艺年会暨第三届微处理器技术论坛

2013-07-20

西宁

第十七届计算机工程与工艺年会暨第三届微处理器技术论坛论文集

177-182

2013