电声技术2021,Vol.45Issue(1) :61-64,68.DOI:10.16311/j.audioe.2021.01.015

基于FPGA的超高速跳频接收机设计与实现

Design and Implementation of Ultra-High Speed Hopping Receiver Based on FPGA

黄伟 赵文超 吴政 黄忠凡
电声技术2021,Vol.45Issue(1) :61-64,68.DOI:10.16311/j.audioe.2021.01.015

基于FPGA的超高速跳频接收机设计与实现

Design and Implementation of Ultra-High Speed Hopping Receiver Based on FPGA

黄伟 1赵文超 1吴政 1黄忠凡1
扫码查看

作者信息

  • 1. 武汉中原电子集团有限公司研发中心一所,湖北 武汉 430205
  • 折叠

摘要

在当今信息化、智能化时代,跳频通信设备面临的电磁环境极为复杂,提高跳速可增强其抗干扰性.基于此,研究基于现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)的超高速跳频通信系统.相比于其他频率合成器,直接式数字频率合成器(Direct Digital Synthesizer,DDS)的切换速度较快,波形实际跳速超过70000跳/秒,非常适合于实现超高速跳频功能.DDS以RS码作为编译码方式,可以增强系统容错性,采用MSK调制解调方式使得波形包络恒定且易于传输,从实验仿真和FPGA工程资源消耗分析,其满足波形设计要求,可达到良好的跳频通信性能.

关键词

超高速跳频/DDS频率合成器/RS码/MSK解调

引用本文复制引用

出版年

2021
电声技术
电视电声研究所(中国电子科技集团公司第三研究所)

电声技术

影响因子:0.259
ISSN:1002-8684
参考文献量1
段落导航相关论文