首页|基于FPGA的XG-PON OLT侧上行BCDR实现

基于FPGA的XG-PON OLT侧上行BCDR实现

扫码查看
在10 Gb·s-1无源光网络(10-Gigabit-capable Passive Optical Network,XG-PON)应用中,满足新标准和产品及时面市的要求非常重要,但是更需要降低系统成本和功耗.在无源光网络(Passive Optical Network,PON)环境中,突发时钟数据恢复(Burst Clock Data Recovery,BCDR)是关键的光线路终端(Optica]Line Termination,OLT)组件,它的效率直接影响PON线路的上行效率.迄今为止,国产现场可编程门阵列(Field-Programmable Gate Array,FPGA)还没有集成BCDR的解决方案.对此,提出一种基于收发器的FPGA,采用全同步过采样技术,实现XG-PON BCDR.该方案符合ITU-T G.987和ITU-T G.989标准,可以移植到没有集成BCDR的FPGA中,降低系统成本和功耗.
Implementation of XGPON OLT Uplink BCDR Based on FPGA

陈荣观、陈传前

展开 >

福建星网智慧科技有限公司,福建 福州 350001

现场可编程门阵列(FPGA) 10 Gb·s-1无源光网络(XG-PON) 突发时钟数据恢复(BCDR) 光线路终端(OLT)

2022

电声技术
电视电声研究所(中国电子科技集团公司第三研究所)

电声技术

影响因子:0.259
ISSN:1002-8684
年,卷(期):2022.46(9)
  • 7