电路与系统学报2004,Vol.9Issue(6) :26-28.

新型半静态低功耗D触发器设计

A new design of low-power half-static D flip-flops

王伦耀 吴训威 叶锡恩
电路与系统学报2004,Vol.9Issue(6) :26-28.

新型半静态低功耗D触发器设计

A new design of low-power half-static D flip-flops

王伦耀 1吴训威 2叶锡恩2
扫码查看

作者信息

  • 1. 宁波大学,电路与系统研究所,浙江,宁波,315211;浙江大学,信息与电子工程学系,浙江,杭州,310027
  • 2. 宁波大学,电路与系统研究所,浙江,宁波,315211
  • 折叠

摘要

本文从简化触发器内部锁存器结构以降低功耗的要求出发,提出了一种新型的半静态D触发器设计.PSPICE模拟表明,新设计逻辑功能正确.与以往一些设计相比,新设计在功耗和速度上获得显著改进.

关键词

低功耗/触发器/CMOS/集成电路

引用本文复制引用

基金项目

国家自然科学基金(60273093)

出版年

2004
电路与系统学报
中国科学院广州电子技术研究所

电路与系统学报

CSTPCDCSCD北大核心
影响因子:0.348
ISSN:1007-0249
被引量2
参考文献量1
段落导航相关论文