电路与系统学报2013,Vol.18Issue(2) :53-57.

高精度CMOS时钟占空比纠正器的设计

High precision CMOS clock duty-cycle corrector

孙烨辉 高静
电路与系统学报2013,Vol.18Issue(2) :53-57.

高精度CMOS时钟占空比纠正器的设计

High precision CMOS clock duty-cycle corrector

孙烨辉 1高静1
扫码查看

作者信息

  • 1. 天津大学电子信息工程学院,天津300072
  • 折叠

摘要

设计并实现了一种使用90nm CMOS工艺制造的高精度CMOS占空比纠正器.它的核心电路工作电压为1V,最高工作频率为10GHz.占空比纠正器负责对高速数字电路中的时钟占空比进行纠正,以减小占空比失真造成的确定性抖动.设计利用差分电荷泵方式完成对时钟占空比信息的提取,然后通过闭环负反馈环路来完成失真纠正工作.仿真结果表明,占空比纠正精度非常高,占空比剩余误差在1%以内.

Abstract

A CMOS clock duty-cycle correction circuit with high precision is described.The circuit is implemented in 90nm CMOS process and power supply voltage is 1V.The maximum frequency is 10GHz.The duty-cycle corrector is used to correct the duty-cycle of the clock to reduce the deterministic jitter introduced by the duty-cycle distortion.The circuits extract the duty-cycle information by differential charge pump and correct the clock distortion by a negative feedback loop.The simulation result shows that the residual error of the duty-cycle distortion is within 1%.

关键词

时钟/占空比纠正/半速/串行收发器

Key words

clock/duty-cycle correction/half-rate/serial transceiver

引用本文复制引用

出版年

2013
电路与系统学报
中国科学院广州电子技术研究所

电路与系统学报

北大核心
影响因子:0.348
ISSN:1007-0249
参考文献量7
段落导航相关论文