国家学术搜索
登录
注册
中文
EN
首页
|
基于FPGA的多通道可编程DDC算法研究与实现
基于FPGA的多通道可编程DDC算法研究与实现
引用
认领
扫码查看
点击上方二维码区域,可以放大扫码查看
原文链接
NETL
NSTL
万方数据
维普
中文摘要:
数字下变频(Digital Down Converter,DDC)是无线数字接收机中的一项核心技术.本文阐述了一种应用于超短波测向接收机中的可编程窄带DDC链路设计与实现方案,通道数为七通道,每个通道支持8路DDC.本算法设计了一条包含可编程DDS、可编程CIC以及多级滤波器的级联链路,完成了将AD采集后的信号转化为下变频后的原始IQ数据这一信道化过程.
收起全部
展开查看外文信息
作者:
刘博、范玉进、张建军
展开 >
作者单位:
天津光电通信技术有限公司
关键词:
数字下变频
CIC抽取滤波
FIR数字滤波
时分复用
出版年:
2021
消费电子
中国电子商会
消费电子
影响因子:
0.076
ISSN:
1674-7712
年,卷(期):
2021.
(8)
被引量
1
参考文献量
1