首页|基于FPGA的相控阵探测器高速信号处理电路

基于FPGA的相控阵探测器高速信号处理电路

扫码查看
为了降低相控阵探测器结构的复杂度,基于现场可编程门阵列FPGA设计了五通道高速信号处理电路.采用坐标旋转数字计算机CORDIC和多相分解滤波器设计了数字下变频器,降低每个数据流的处理负担.在波达方向DOA模块中,引入改良的收缩阵列方法,实现了对数据的并行处理,缩短了空间谱的搜索时间.利用嵌入式乘法器和加法器实现了波束形成网络BFN的可编程设计,使响应速度达到了毫秒级.实验结果表明:设计的电路总延迟仅为1.242 ms,能将原始信号放大到近13 dB,方向角测量误差小于1°,实现了对无线电基带信号的高速处理.
High Speed Signal Processing Circuit of Phased Array Detector Based on FPGA

苑彬、陈书立

展开 >

河南职业技术学院机电工程学院,郑州450046

郑州大学电气工程学院,郑州450001

高速信号处理 相控阵探测器 现场可编程门阵列 特征值分解 多相分解滤波

国家自然科学基金青年基金

61603344

2020

电子器件
东南大学

电子器件

CSTPCD北大核心
影响因子:0.569
ISSN:1005-9490
年,卷(期):2020.43(1)
  • 15