首页|一种适用于严重衰减串行链路的3.3 Gbit/s模拟均衡器

一种适用于严重衰减串行链路的3.3 Gbit/s模拟均衡器

扫码查看
介绍了一种用于严重损耗串行链路的连续时间线性均衡器(CTLE).为了解决传统均衡器存在的过均衡和欠均衡问题,提出了一种低频增益线性可调的改进结构,实现了对不同衰减信道的增益补偿.该结构主要包括均衡滤波模块和直流失调消除模块.均衡滤波模块采用均衡单元串联的结构,提高了对信号高频成分的补偿能力.直流失调消除模块用来消除芯片制造过程中因失配而产生的直流偏移.电路采用TSMC 0.18μm CMOS工艺设计,总面积为1.2 mm×0.65 mm.测试结果表明,当速率为3.3 Gbit/s的数据通过损耗为18.8 dB的信道时,均衡器工作正常.在1.8 V的供电电压下,芯片整体功耗为124.2 mW.
A 3.3 Gbit/s Analog Equalizer for Severely Lossy Serial link

袁小方、段吉海、张秀峰、韦雪明、徐卫林

展开 >

桂林电子科技大学 广西精密导航技术与应用重点实验室,广西 桂林541004

均衡器 严重损耗的串行链路 串行结构 直流失调消除环路

国家自然科学基金广西自然科学基金广西精密导航技术与应用重点实验室主任基金

61161003201755A170452yDH201806

2020

电子器件
东南大学

电子器件

CSTPCD北大核心
影响因子:0.569
ISSN:1005-9490
年,卷(期):2020.43(2)
  • 3
  • 2