国家学术搜索
登录
注册
中文
EN
电子元器件与信息技术
2024,
Vol.
8
Issue
(9) :
1-3.
DOI:
10.19772/j.cnki.2096-4455.2024.9.001
低鉴相泄漏取样锁相介质振荡器研究
廖文生
王增双
电子元器件与信息技术
2024,
Vol.
8
Issue
(9) :
1-3.
DOI:
10.19772/j.cnki.2096-4455.2024.9.001
引用
认领
✕
来源:
维普
万方数据
低鉴相泄漏取样锁相介质振荡器研究
廖文生
1
王增双
1
扫码查看
点击上方二维码区域,可以放大扫码查看
作者信息
1.
中国电子科技集团公司第十三研究所,河北 石家庄,050057
折叠
摘要
鉴相泄漏抑制是取样锁相介质振荡器的一个重要指标,微波通信技术的发展对鉴相泄漏抑制提出了更高的要求.本文研究了鉴相泄漏的产生机理,通过耦合隔离、电源滤波、空间隔离等方面来抑制鉴相泄漏,最后基于混合集成电路和印制板相结合的方式设计了一款低鉴相泄漏的取样锁相介质振荡器(PDRO).测试结果表明:设计的取样锁相介质振荡器产品尺寸为40mm×40mm×12.8mm,参考频率为100MHz,输出频率为9.5GHz,鉴相泄漏抑制优于-80dBc,达到了降低鉴相泄漏的目的.
关键词
鉴相泄漏抑制
/
介质振荡器
/
电子设备
引用本文
复制引用
出版年
2024
电子元器件与信息技术
电子元器件与信息技术
ISSN:
引用
认领
段落导航
相关论文
摘要
关键词
引用本文
出版年
参考文献
引证文献
同作者其他文献
同项目成果
同科学数据成果