国家学术搜索
登录
注册
中文
EN
首页
|
基于FPGA的20GSPS高速数据采集与大容量存储设计
基于FPGA的20GSPS高速数据采集与大容量存储设计
引用
认领
扫码查看
点击上方二维码区域,可以放大扫码查看
原文链接
万方数据
维普
中文摘要:
随着现代电子通信技术的不断发展,信号频率变高,带宽范围和数据量越来越大,为了更好地捕获并分析高速模拟信号中的偶发事件,采集系统要求具有高采样率、大存储深度,实现对高速复杂多变的信号的采集分析."高采样率+大容量"成为高速采集系统的重要发展方向.为应对这些需求,本文设计了一种基于ADC+FPGA+DDR3+CPU的架构,实现了实时采样率高达20GSPS、存储深度高达1Gpts的高速大容量数据采集系统.
收起全部
展开查看外文信息
作者:
张帅
展开 >
作者单位:
成都玖锦科技有限公司,四川 成都,610000
关键词:
高速数据采集
大容量存储
TIADC
FPGA
DDR3
出版年:
2024
DOI:
10.19772/j.cnki.2096-4455.2024.9.044
电子元器件与信息技术
电子元器件与信息技术
ISSN:
年,卷(期):
2024.
8
(9)