国家学术搜索
登录
注册
中文
EN
高性能计算技术
2015,
Issue
(6) :
36-41.
时钟占空比校正电路综述
Survey on Clock Duty Cycle Corrector
方兴
谢向辉
高性能计算技术
2015,
Issue
(6) :
36-41.
引用
认领
✕
来源:
NETL
NSTL
万方数据
时钟占空比校正电路综述
Survey on Clock Duty Cycle Corrector
方兴
1
谢向辉
1
扫码查看
点击上方二维码区域,可以放大扫码查看
作者信息
1.
数学工程与先进计算国家重点实验室
折叠
摘要
随着高性能双数据率电路例如串行器/解串器、DDR-DRAM和流水线模数转换器的数据率超过数GHz,占空比扭曲成为一个重要的性能影响因素.为了改进不同工艺、电压和温度角下的占空比,占空比校正成为一个必不可少的部分.本文对当前不同的占空比校准技术进行了综述和比较.
关键词
占空比校正
/
占空比检测器
/
双数据率
引用本文
复制引用
基金项目
国家"863"高技术研究发展计划项目(2013AA014300)
出版年
2015
高性能计算技术
中国人民解放军总参第五十六研究所
高性能计算技术
影响因子:
0.038
ISSN:
引用
认领
参考文献量
1
段落导航
相关论文
摘要
关键词
引用本文
基金项目
出版年
参考文献
引证文献
同作者其他文献
同项目成果
同科学数据成果