集成电路应用2024,Vol.41Issue(6) :36-37.DOI:10.19339/j.issn.1674-2583.2024.06.015

数字功放电路设计中的效率优化策略分析

Analysis of Efficiency Optimization Strategies in Digital Power Amplifier Circuit Design

孙博文
集成电路应用2024,Vol.41Issue(6) :36-37.DOI:10.19339/j.issn.1674-2583.2024.06.015

数字功放电路设计中的效率优化策略分析

Analysis of Efficiency Optimization Strategies in Digital Power Amplifier Circuit Design

孙博文1
扫码查看

作者信息

  • 1. 安徽广播影视职业技术学院,安徽 230001
  • 折叠

摘要

阐述基于分析功率放大电路的原理和现有的效率优化策略,提出一种提高数字功放的设计方案,并进行性能评估和效果验证.结果表明,新方案在提高功率放大电路效率方面具有良好的效果.

Abstract

This paper describes the principle of analyzing power amplification circuits and existing efficiency optimization strategies,proposes a design scheme to improve digital power amplifiers,and conducts performance evaluation and effectiveness verification.The results indicate that the new scheme has a good effect on improving the efficiency of power amplification circuits.

关键词

数字功放/功率放大电路/效率优化/性能评估

Key words

digital power amplifier/power amplification circuit/excellent efficiency/performance evaluation

引用本文复制引用

基金项目

安徽省教研课题(2022jyxm228)

出版年

2024
集成电路应用
上海贝岭股份有限公司

集成电路应用

影响因子:0.132
ISSN:1674-2583
段落导航相关论文