国家学术搜索
登录
注册
中文
EN
首页
|
基于FPGA的DAC和ADC模块交互采样验证
基于FPGA的DAC和ADC模块交互采样验证
引用
认领
扫码查看
点击上方二维码区域,可以放大扫码查看
原文链接
NETL
NSTL
万方数据
中文摘要:
针对各种控制系统对控制器的快速性、微型化等控制性能的要求,通过现场可编程门阵列(FPGA:Field Programmable Gate Array)实现控制器的硬件设计,在基于线性序列机设计思想下设计出适合模拟电压转数字电压芯片(ADC)和数字电压转模拟电压芯片(DAC)的驱动时钟时序,简化了FPGA的编程难度,实现了ADC和DAC的驱动程序并加以交互采样验证.同时引入状态机思想,将其应用于控制系统使能作用的按键模块上,可以消除抖动.基于FPGA设计的ADC和DAC的驱动控制模块,可以驱动ADC和DAC正常工作,通过FPGA给DAC数字电压,DAC的转化的模拟电压通过ADC模块转化成数字电压,可以比较得出数字电压表示的电压值相等.
收起全部
展开查看外文信息
作者:
邓佳
展开 >
作者单位:
上海电机学院电气学院,上海200240
关键词:
现场可编程门阵列
线性序列机
ADC模块
DAC模块
状态机
出版年:
2017
科技展望
宁夏科技信息研究所
科技展望
ISSN:
1672-8289
年,卷(期):
2017.
27
(31)
参考文献量
2