国家学术搜索
登录
注册
中文
EN
首页
|
基于异构嵌入式计算平台的PCIe通信软件设计
基于异构嵌入式计算平台的PCIe通信软件设计
引用
认领
扫码查看
点击上方二维码区域,可以放大扫码查看
原文链接
NETL
NSTL
万方数据
中文摘要:
随着嵌入式领域处理器性能的高速发展,越来越多的嵌入式平台通过异构多核处理器(heterogeneous multi-processor unit)架构进行复杂度更高的计算工作,但多核处理器的核间通信效率对平台的高性能计算能力有着很大的影响.首先对异构嵌入式计算平台在多处理器之间的通信所存在的这一问题进行了分析,对硬件所存在的特定的场景进行了考虑,最后实现了平台上处理器之间基于PCIe总线的通信驱动.驱动在强调毫秒级高实时性的应用场景下,通过PCIe双缓冲区的设计,不仅保证了高可靠性,还具备了低延迟和高传输速率,为后续基于平台的计算密集型软件应用提供了良好的基础.
收起全部
展开查看外文信息
作者:
田浩、马超、王晨
展开 >
作者单位:
航空工业西安航空计算技术研究所 陕西西安 710068
关键词:
PCIe
Linux
RTOS
异构
出版年:
2024
DOI:
10.3969/j.issn.1672-9528.2024.04.016
信息技术与信息化
山东电子学会
信息技术与信息化
影响因子:
0.29
ISSN:
1672-9528
年,卷(期):
2024.
(4)
参考文献量
10