首页|低噪声锁相环频率合成器的研究与设计

低噪声锁相环频率合成器的研究与设计

扫码查看
在过去的几十年中,无线电市场的需求呈指数增长.为了迎合市场的需求规律,在新无线电标准下,必须降低无线设备的制造成本、提高电池使用寿命、降低无线电设备功耗.频率合成器是无线收发器中最重要的组件之一.随着射频(RF)技术的发展,低噪声、低功耗频率合成器是未来的发展趋势.锁相环是频率合成器的典型代表,本文设计并实现了一款低噪声锁相环.分析锁相环的环路传输特性,环路稳定性及电路的性能.然后分析各个模块噪声对环路噪声的贡献.本文分别设计压控振荡器,基于自偏置线性跨导技术的CMOSLC压控振荡器,采用NMOS和PMOS开关晶体管降低了功耗;消除了单端NMOS或PMOS的LC振荡器结构中所需要的RF扼流圈电感,大大降低了芯片面积;另一方面通过从MOS器件漏级到LC谐振回路的容性反馈提高振荡幅度和减少LC回路负载,并通过理论计算和仿真证明了其优越的相位噪声性能.该VCO采用65nmCMOS工艺测试,实现了包括调谐范围的品质因子(FOMT) 196.5-199.5dBc/Hz.

李洪涛

展开 >

050000 中国电子科技集团公司第五十四研究所 河北石家庄

锁相环 频率合成器 压控振荡器 差分延迟单元

2019

数字化用户

数字化用户

ISSN:
年,卷(期):2019.25(20)
  • 2