首页|DS6-100计算机联锁的IO仿真系统设计与实现

DS6-100计算机联锁的IO仿真系统设计与实现

Design and Implementation of IO Simulation System for DS6-100 Computer Interlocking

扫码查看
以全新自主研发的DS6-100计算机联锁系统结构为基础,针对DS6-100计算机联锁软件测试中IO模块需求量大、实验室测试条件难以满足的问题,设计并实现了 DS6-100计算机联锁的IO仿真系统.详细阐述系统的架构、设计原理及主要功能的设计与实现.实际测试应用结果表明,系统满足联锁软件实验要求,能够扩大实验覆盖程度并提升实验效率.
This paper builds on the system structure of new self-developed DS6-100 computer interlocking(CI),and intends to solve the problems of needing to use a large number of IO modules and having difficulty in meeting the laboratory testing conditions during DS6-100 CI software testing.It describes the design and implementation of an IO simulation system for DS6-100 CI.The actual testing and application results show that the proposed system can meet the testing requirements of interlocking software,and expand testing coverage and improve testing efficiency.

computer interlockingIO simulationself-reliant development

柳新

展开 >

北京全路通信信号研究设计院集团有限公司,北京 100070

北京市高速铁路运行控制系统工程技术研究中心,北京 100070

计算机联锁 IO仿真 自主化

北京全路通信信号研究设计院集团有限公司科研项目

2300-K1210034.01

2024

铁路通信信号工程技术
北京全路通信信号研究设计院有限公司

铁路通信信号工程技术

影响因子:0.313
ISSN:1673-4440
年,卷(期):2024.21(5)
  • 15