通信技术2021,Vol.54Issue(6) :1521-1528.DOI:10.3969/j.issn.1002-0802.2021.06.036

基于FPGA的多端口网络协议解析加速卡硬件电路设计

Hardware Circuit Design of Network Acceleration Card based on FPGA

卞中昊 田野 司艺 朱超
通信技术2021,Vol.54Issue(6) :1521-1528.DOI:10.3969/j.issn.1002-0802.2021.06.036

基于FPGA的多端口网络协议解析加速卡硬件电路设计

Hardware Circuit Design of Network Acceleration Card based on FPGA

卞中昊 1田野 2司艺 3朱超4
扫码查看

作者信息

  • 1. 公安部第三研究所,上海 200031
  • 2. 中国信息通信科技集团有限公司,湖北 武汉 430074
  • 3. 上海信管网络科技有限公司,上海 200032
  • 4. 上海飞宽通信技术有限公司,上海 200240
  • 折叠

摘要

为了实现多通道网络协议快速分析,设计了一款基于现场可编程门阵列(Field Programmable Gate Array,FPGA)的PCIe Gen3接口硬件板卡FBC-810x,用于服务器以及数据中心的网络协议解析加速.硬件上是由PCIe Gen3×16以及4个通道的QSFP28100 Gb/s串行通信的光模块接口堆叠而成,使用了Xilinx公司的Zynq UltraScale+器件,硬件最高支持400 Gb/s的网络加速卡.设计了400 Gb/s网络加速卡系统、时钟以及电源的方案,并对球状矩阵排列(Ball Grid Array,BGA)芯片扇出至PCIe端以及QSFP28光模块端传输线进行仿真,验证了设计可以满足高速信号的传输需求.

关键词

400/Gb/s网络加速卡/信号完整性/PCIe/QSFP28/S参数

引用本文复制引用

出版年

2021
通信技术
中国电子科技集团公司第三十研究所

通信技术

影响因子:0.518
ISSN:1002-0802
被引量2
参考文献量4
段落导航相关论文