国家学术搜索
登录
注册
中文
EN
网络安全技术与应用
2024,
Issue
(11) :
39-41.
高速网络平台FPGA接口时序设计
贾永兴
吴捷
杨宏
康敏
网络安全技术与应用
2024,
Issue
(11) :
39-41.
引用
认领
✕
来源:
维普
万方数据
高速网络平台FPGA接口时序设计
贾永兴
1
吴捷
1
杨宏
1
康敏
1
扫码查看
点击上方二维码区域,可以放大扫码查看
作者信息
1.
中国电子科技集团公司第三十研究所 四川 610041
折叠
摘要
网络平台中的FPGA接口器件类型繁多,接口时序关系多样,加之FPGA工作频率高,FPGA和接口器件之间的接口时序设计尤为重要.本文基于工程实践,针对网络平台的多种接口,系统全面地分析了接口时序关系,相应地给出了不同的接口的时序设计方法,并开展了针对性的测试.本文对相关领域的FPGA工程设计具有很强指导意义.
关键词
FPGA
/
网络平台
/
时序
引用本文
复制引用
出版年
2024
网络安全技术与应用
北京大学出版社
网络安全技术与应用
CHSSCD
影响因子:
0.417
ISSN:
1009-6833
引用
认领
段落导航
相关论文
摘要
关键词
引用本文
出版年
参考文献
引证文献
同作者其他文献
同项目成果
同科学数据成果