首页|硅原子层刻蚀流程的速率优化

硅原子层刻蚀流程的速率优化

Rate optimization of atomic layer etching process of silicon

扫码查看
随着半导体器件的关键尺寸缩减至纳米尺度,原子层刻蚀成为实现单原子分辨率的重要技术.由于原子层刻蚀通过解耦钝化与刻蚀两个自限性反应流程来实现对刻蚀材料的单层去除,存在刻蚀速率低的问题.基于此,本文通过耦合感性耦合等离子体放电腔室模型、鞘层模型和刻蚀槽模型,研究了在Ar/Cl2气体和Ar感性耦合等离子体放电条件下,硅的单次原子层刻蚀流程的最优时间,并与传统固定时间的原子层刻蚀沟槽进行了对比,还研究了不同深宽比下原子层刻蚀循环的时间变化规律.结果表明,当钝化过程为表面SiCl2的比例最高时,单次原子层刻蚀循环的时间最短,且表面质量较好,多原子层刻蚀循环的刻蚀效率有较大提升;此外,随着深宽比的增加,原子层刻蚀中的钝化和刻蚀时间随之增加,理想条件下呈线性关系.

atomic layer etchingpassivation and etching timethe component of passivated layeraspect ratio

白胜波、陈志华、张焕好、陈高捷、曹世程、张升博

展开 >

南京理工大学,瞬态物理重点实验室,南京 210094

原子层刻蚀 钝化和刻蚀时间 钝化物组分 深宽比

2023

物理学报
中国物理学会,中国科学院物理研究所

物理学报

CSTPCDCSCD北大核心
影响因子:1.038
ISSN:1000-3290
年,卷(期):2023.72(21)
  • 28