国家学术搜索
登录
注册
中文
EN
首页
|
基于覆盖率的集成电路验证
基于覆盖率的集成电路验证
Integrated Circuit Verification Based on Coverage
下载
引用
认领
扫码查看
点击上方二维码区域,可以放大扫码查看
原文链接
国家科技期刊平台
NETL
NSTL
万方数据
维普
中文摘要:
随着集成电路规模和复杂度的逐渐提高,百万千万门级以上的集成电路验证消耗了整个芯片开发过程大约70%的时间,不仅需要专职的团队,而且人数通常是设计团队的1.5~2倍.针对当前超大规模集成电路验证的这个瓶颈,在传统验证平台的基础上提出了代码覆盖率和功能覆盖率、随机激励与定向激励结合的验证方法.代码覆盖率确保代码的执行,功能覆盖率确保功能点的覆盖,随机与定向激励结合在验证的各个阶段有针对性地编写测试用例,三者相互结合实现高效率验证.此方法在多协议标签交换转发芯片项目中将验证时间缩短了三个月,而且问题的收敛速度加快,验证的规格更可靠.与传统的验证方法相比,此方法提高了验证效率,缩短了验证周期,增强了可靠性,对今后的项目开发有重要借鉴意义和指导意义.
收起全部
展开查看外文信息
作者:
罗登富、赵建明
展开 >
作者单位:
电子科技大学,四川,成都,610054
关键词:
芯片验证
代码覆盖率
功能覆盖率
随机激励
定向激励
出版年:
2009
现代电子技术
陕西电子杂志社
现代电子技术
CSTPCD
影响因子:
0.417
ISSN:
1004-373X
年,卷(期):
2009.
32
(14)
被引量
7
参考文献量
5