国家学术搜索
登录
注册
中文
EN
首页
|
高压静电除尘器中振打控制电路的EDA设计
高压静电除尘器中振打控制电路的EDA设计
引用
认领
扫码查看
点击上方二维码区域,可以放大扫码查看
原文链接
NETL
NSTL
万方数据
维普
中文摘要:
为了及时振打清灰且减少二次扬尘,文章利用EDA技术,采用VHDL语言编程,设计了一种新型高压静电除尘振打控制电路。电源接通后,先进行一次20s的振打,然后在一定经过周期40min后再进行20s的延时振打,周而复始。其中40min的等待电路通过由7个连续的D触发器所构成的二分频电路来实现;20s的延时振打电路通过由555单稳态触发器所形成的延时电路来实现。文章通过了QuatusII软件的编译、仿真,所示各项指标均符合设计要求,可在一定程度上提高电除尘器的传输速率。
收起全部
展开查看外文信息
作者:
廉雅菲、张博、李冠、李延虎
展开 >
作者单位:
河北大学静电研究所,河北保定071002
关键词:
555定时器EDA
VHDL仿真
出版年:
2012
中国包装科技博览
中国包装总公司
中国包装科技博览
ISSN:
1009-914X
年,卷(期):
2012.
(2)
参考文献量
2