国家学术搜索
登录
注册
中文
EN
首页
|
基于FPGA并行+拆分查找表分布式高阶FIR的设计与实现
基于FPGA并行+拆分查找表分布式高阶FIR的设计与实现
High-Order FIR Digital Filter Based on FPGA Parallel + Look-Up-Table Distributed Algorithm
下载
引用
认领
扫码查看
点击上方二维码区域,可以放大扫码查看
原文链接
国家科技期刊平台
NETL
NSTL
维普
万方数据
中文摘要:
为了整合串行、并行、拆分查找表三种主要分布式算法在存储器占用和时钟周期利用上的优缺点,提出了一种利用并行+拆分查找表分布式算法实现高阶FIR滤波器的方法.对分布式算法的串行、并行和拆分查找表结构进行比较说明,通过分析计算,阐述了新提出的并行+拆分查找表分布式算法的优势.介绍了以FPGA为核心器件及其他国产元器件搭建实现的系统硬件电路,元器件国产化率高达100%.同时,利用Matlab软件进行理论仿真,最后应用网络分析仪测试高阶FIR滤波器的幅频特性,验证了该算法的有效性和实时性.
收起全部
展开查看外文信息
作者:
柴乾隆
展开 >
作者单位:
航空工业兰州万里航空机电有限责任公司航空机电研究院,甘肃兰州730070
关键词:
FPGA
FIR滤波器
查找表
幅频特性
出版年:
2021
DOI:
10.19708/j.ckjs.2021.06.015
测控技术
中国航空工业集团公司北京长城航空测控技术研究所
测控技术
CSTPCD
影响因子:
0.5
ISSN:
1000-8829
年,卷(期):
2021.
40
(6)
被引量
1
参考文献量
4