电子与封装2022,Vol.22Issue(10) :31-35.DOI:10.16257/j.cnki.1681-1070.2022.1007

应用于14 bit逐次逼近型ADC的前台数字校准算法

Foreground Digital Calibration Algorithm for 14 bit Successive Approximation ADC

赵越超 张理振 刘海涛
电子与封装2022,Vol.22Issue(10) :31-35.DOI:10.16257/j.cnki.1681-1070.2022.1007

应用于14 bit逐次逼近型ADC的前台数字校准算法

Foreground Digital Calibration Algorithm for 14 bit Successive Approximation ADC

赵越超 1张理振 2刘海涛2
扫码查看

作者信息

  • 1. 东南大学微电子学院,南京 210096
  • 2. 南京电子技术研究所,南京 210039
  • 折叠

摘要

介绍了一种应用于14 bit逐次逼近型模数转换器(SARADC)的前台数字校准算法.为了减少面积并提高匹配精度,采用了电容阵列式的数模转换器(DAC)架构;为了提高ADC的信噪比,采用了差分输入的结构;而针对电容阵列中电容失配对ADC性能的影响,提出了一种可存储、可对电容误差进行纠正的前台数字算法.使用接近理想的DAC阵列对失配较大的电容阵列进行误差纠正迭代,并通过1024次的累加迭代消除了噪声,得到了真实的电容权重.在校准之后,信噪失真比(SNDR)达到 了 82.4 dB,无杂散动态范围(SFDR)达到了 93.0 dB.

关键词

逐次逼近型模数转换器/前台数字校准算法/电容失配/全差分/分段电容数模转换器

引用本文复制引用

基金项目

国家重点研发计划(2018YFB2003302)

出版年

2022
电子与封装
中国电子科技集团公司第五十八研究所

电子与封装

影响因子:0.206
ISSN:1681-1070
被引量1
参考文献量10
段落导航相关论文