国家学术搜索
登录
注册
中文
EN
电子与封装
2022,
Vol.
22
Issue
(10) :
36-41.
DOI:
10.16257/j.cnki.1681-1070.2022.1008
抑制CMOS输出端口反向漏电设计
Design of Suppressing Reverse Leakage of CMOS Output Port
叶宗祥
史良俊
电子与封装
2022,
Vol.
22
Issue
(10) :
36-41.
DOI:
10.16257/j.cnki.1681-1070.2022.1008
引用
认领
✕
来源:
维普
万方数据
抑制CMOS输出端口反向漏电设计
Design of Suppressing Reverse Leakage of CMOS Output Port
叶宗祥
1
史良俊
2
扫码查看
点击上方二维码区域,可以放大扫码查看
作者信息
1.
中国电子科技集团公司第五十五研究所,南京 210096
2.
无锡力芯微电子股份有限公司,江苏无锡 214028
折叠
摘要
提出了抑制CMOS输出端口反向漏电的结构,当电源端接地或者悬空,CMOS输出端口接高电平时,通过优化控制逻辑,由输出端口为电路提供电源电压,从而抑制了输出端口对电源端口的漏电.以华润微电子0.25 μm5 V工艺实现电路版图并流片,典型漏电为0.01 μA.
关键词
反向漏电抑制
/
CMOS输出端口
/
电源不上电
引用本文
复制引用
出版年
2022
电子与封装
中国电子科技集团公司第五十八研究所
电子与封装
影响因子:
0.206
ISSN:
1681-1070
引用
认领
参考文献量
1
段落导航
相关论文
摘要
关键词
引用本文
出版年
参考文献
引证文献
同作者其他文献
同项目成果
同科学数据成果