国家学术搜索
登录
注册
中文
EN
科学技术与工程
2006,
Vol.
6
Issue
(10) :
1407-1411.
基于DMA传输的并口设计实现
A High Speed Parallel Peripheral Interface Based on DMA Mode
王修壮
周朝显
岳培培
陈杰
科学技术与工程
2006,
Vol.
6
Issue
(10) :
1407-1411.
引用
认领
✕
来源:
NETL
NSTL
维普
万方数据
基于DMA传输的并口设计实现
A High Speed Parallel Peripheral Interface Based on DMA Mode
王修壮
1
周朝显
1
岳培培
1
陈杰
1
扫码查看
点击上方二维码区域,可以放大扫码查看
作者信息
1.
中国科学院微电子所通信与多媒体SOC实验室,北京,100029
折叠
摘要
采用改进HARVARD总线结构的通用DSP中,一个可配置位宽的并口采用DMA(直接存储器存取)模式传输.该并口可以实现传输数据的打包解包和奇偶选择,同时支持ITU-R 656视频标准的输入传输,对提高DSP的数据吞吐率发挥了重要的作用.
关键词
数字信号处理器(DSP)
/
DMA
/
并口
/
ITU-R
/
656
/
异步时钟
引用本文
复制引用
基金项目
国家自然科学基金(60476013)
出版年
2006
科学技术与工程
中国技术经济学会
科学技术与工程
CSTPCD
北大核心
影响因子:
0.338
ISSN:
1671-1815
引用
认领
被引量
2
参考文献量
4
段落导航
相关论文
摘要
关键词
引用本文
基金项目
出版年
参考文献
引证文献
同作者其他文献
同项目成果
同科学数据成果