首页期刊导航|中国集成电路
期刊信息/Journal information
中国集成电路
中国集成电路

王永文 魏少军

月刊

1681-5289

cic@cicmag.com

010-64356472

100016

北京朝阳区将台西路18号5号楼816室

中国集成电路/Journal China Integrated Circuit
查看更多>>本刊报道内容涉及半导体微电子科学与技术及其应用的各个领域,包括微电子器件与电路的基础及其设计技术、电子设计自动化、工艺技术、设备材料、封装技术、产业发展、应用技术及市场等。
正式出版
收录年代

    业界要闻

    1-12页

    基于产业价值链视角的国产MCU产业发展研究

    许林李克为孟健
    13-18,88页
    查看更多>>摘要:微控制器(MCU)作为集成电路产业领域重要的核心控制芯片,其发展对中国电子信息产业实现自主可控具有重要意义.本文对MCU的产品种类、应用场景和产业价值链情况进行了概述,从技术和市场角度梳理并分析了国内外MCU产业发展现状,同时针对MCU产业发展过程中的问题提出改进措施和建议,为国产MCU产业高质量发展和电子信息产业自主可控体系建设提供参考和借鉴.

    产业发展微控制器集成电路价值链

    片间光电融合技术分析

    孙佳琪宋艳飞王睿哲
    19-23,45页
    查看更多>>摘要:本文概述了片间光电融合技术发展现状及趋势.在5G、人工智能等应用场景驱动下,片间光互联成为实现芯片之间信息交互的重要方式之一.其中,硅基光电子技术和光电共封装技术发挥了重要作用.本文回顾了光电共封装技术以及激光器、硅基光电探测器和硅基电光调制器发展现状和面临挑战,并结合硅基光电子产业情况提出相关建议,以期为推动我国集成电路产业向高质量发展提供参考和借鉴.

    硅基光电子光电共封装激光器硅基光电探测器硅基电光调制器

    英飞凌企业战略对我国功率半导体产业发展的启示

    于跃东杨淑娴
    24-27页
    查看更多>>摘要:近两年来,随着我国新能源汽车制造业的快速发展,功率半导体受到了相关产业界的广泛关注.德国英飞凌作为全球功率半导体龙头企业,长期以来稳稳占据包括中国大陆在内的全球功率半导体市场份额第一的宝座.究其原因,一方面是英飞凌长期积累起来的资本、技术、产能等企业基础性"硬实力",一方面是英飞凌在企业运营过程中践行的战略方针与生态系统等"软实力".所以,在国内电子工业与汽车制造业等产业对功率半导体需求量快速增长的当下,分析英飞凌企业发展之路对我国功率半导体企业的发展具有启迪和借鉴意义.

    英飞凌功率半导体汽车半导体

    一种无片外电容高电源抑制比LDO设计

    郭少威盛祥和卢杨王少昊...
    28-33,78页
    查看更多>>摘要:低压差线性稳压器(Low Dropout Regulator,LDO)电路要求低输入输出压差和高电源抑制比(Power Supply Rejection Ratio,PSRR).本文采用前馈纹波消除电路和负电容电路实现了在低输入输出压差(≤0.2 V)条件下分别对无片外电容高电源抑制比LDO的10 KHz以下频段和1 MHz频带内的电源噪声抑制能力进行提升.此外,提出的方案还通过调整第二级误差放大器的增益,实现了级间电源噪声制约,进一步提升了电源抑制比.本文基于SMIC 55 nm工艺对提出的LDO电路进行了设计与仿真.结果表明,设计的LDO在1.8 V输入电压下可以获得稳定的1.6 V输出电压,输入输出压差≤0.2 V,在1MHz以下频段内PSRR均大于75 dB,10~100KHz频段的积分噪声为15µVRMS(此外,该LDO还实现1.43 mV/V线性调整率,负载调整率为10µV/mA,总体电路消耗静态电流为76μA.

    高电源抑制比前馈纹波消除负电容电路无电容型LDO

    百兆车载以太网编码子层加扰电路设计

    李佩翰谢亮金湘亮
    34-39页
    查看更多>>摘要:为避免由于数据高速传输过程中所带来的频谱杂散,基于协议IEEE 802.3bw,本文提出了一种符合100BASE-T1以太网物理层(PHY)下编码子层(PCS)传输的侧流加扰及解扰电路的设计实现.文中阐述了侧流加解扰的原理细节,同时基于经典状态机结构,结合协议内部控制信号以及数据流要求,设计出了侧流加扰以及侧流解扰电路.通过对设计进行实现、仿真,仿真结果符合协议要求,加解扰电路与PCS系统控制信号相兼容,可应用于百兆车载以太网接口电路设计.

    电路设计IEEE802.3bw侧流加扰

    一款28nm电路的同步开关输出噪声的仿真与设计

    邹文英王淑芬高璐李小强...
    40-45页
    查看更多>>摘要:同步开关输出噪声是影响芯片信号完整性的主要噪声之一,较大的噪声有可能导致数字系统中元件的错误翻转.本文首先简要介绍了同步开关输出噪声的产生及特点,然后通过电路模型仿真,得到了与噪声相关的因素.最后结合实际电路,根据仿真的结果得到了控制同步开关输出噪声的方案.

    同步开关噪声同步开关输出输入输出器件

    一种输出低电平可调的高边电平移位驱动电路

    杨丰聂长敏张荣晶张青...
    46-49,56页
    查看更多>>摘要:为满足宽输入范围DC/DC芯片的需求,本文设计了一种可调输出低电平电压的高边电平移位驱动电路.该电路无需使用二极管和双极型器件,通过MOS管配置高边驱动信号的低电平电压,并将其应用于高压DC/DC转换器芯片.芯片采用0.35μm BCD工艺流片,实验结果表明DC/DC转换器芯片工作正常,验证了本文设计的高边电平移位驱动电路.

    DC/DC转换器电平移位高边驱动电路

    基于新型环形放大器的低功耗Pipelined SAR ADC

    李树明
    50-56页
    查看更多>>摘要:针对流水线型逐次逼近模数转换器(Pipelined SAR ADC)中残差放大器的核心运放功耗过高,从而严重限制ADC能效上限的问题,本文提出了一种新型的基于CMOS开关的自偏置全差分环形放大器(CMOS Self-biased Fully Differential Ring Amplifier,CSFRA),来替代传统运放.CSFRA 通过引入CMOS开关自偏置和全差分结构,同时在非放大时序中关断电路,降低了残差放大器功耗.基于所提CSFRA,配合可降低开关功耗的检测和跳过切换方案,设计了一款12 Bit 10 MS/s的Pipelined SAR ADC.该电路基于MXIC L18B 180 nm CMOS工艺实现,实验结果表明,在10 MS/s的采样率下,该电路的SFDR和SNDR分别为75.3 dB和61.3 dB,功耗仅为944 μW,其中CSFRA功耗仅为368 μ W.

    PipelinedSARADC环形放大器低功耗

    支持非接触时钟自适应功能测试的仿真器设计

    王延斌
    57-61页
    查看更多>>摘要:本文提出了一种支持非接触时钟自适应功能测试的仿真器设计,仿真器通过仿真器管理模块和仿真器硬件实现能量通路选择和能量变化控制,提供给芯片仿真模块变化的能量,以实现芯片时钟自适应功能的测试.本设计支持非接触接口正常通信功能,同时支持能量随机变化的时钟自适应功能测试.通过仿真器内部控制能量大小的变化,不需要人工或自动装置移动设备来改变能量的大小,操作简便节约成本,提高了开发和测试效率.

    场强能量时钟自适应非接触接口